降低電路板串擾的設計原理簡單歸類
1、通過合理的佈局,使元件之間的連線盡可能短。
2. 由於串擾程度與乾擾信號的頻率成正比,因此高頻信號模式應遠離敏感信號模式。
3、受干擾信號圖和受干擾信號圖不僅要遠離,而且要相互分開,相互平行。
4、在多層PCB板中,應用的干擾信號圖形與乾擾信號圖形或敏感信號應通過圖形與地分離或分離。
5、在多層PCB板中,干擾信號圖形和乾擾信號圖形分別位於接地圖形或地線的相對兩側,即分離層。
6、盡量使用低輸入阻抗的敏感電路,必要時使用旁路電容降低敏感電路的輸入阻抗。
最後需要注意的是,在佈線中,地線對抑制信號串擾的作用非常明顯。在干涉圖案和乾涉圖案中,直接接地可以降低10db左右的串擾。